Skip navigation
  • 中文
  • English

DSpace CRIS

  • DSpace logo
  • 首頁
  • 單位
  • 研究人員
  • 研究成果檢索
  • 計畫
  • 分類瀏覽
    • 單位
    • 研究人員
    • 研究成果檢索
    • 計畫
  • 學術出版
  • 登入
  • 中文
  • English
  1. Scholars Hub of the Academia Sinica
  2. 數理科學組
  3. 資訊科技創新研究中心
請用此 Handle URI 來引用此文件: http://ir.sinica.edu.tw/handle/201000000A/36331
題名: LAP: Loop-Block Aware Inclusion Properties for Energy-Efficient Asymmetric Last Level Caches
作者: Hsiang-Yun Cheng
Jishen Zhao
Jack Sampson
Mary Jane Irwin
Aamer Jaleel
Yu Lu
Yuan Xie
公開日期: 2016-06-18
會議: ACM/IEEE International Symposium on Computer Architecture (ISCA) (Seoul, South Korea : ACM/IEEE)
URI: http://ir.sinica.edu.tw/handle/201000000A/36331
URL: http://ieeexplore.ieee.org/document/7551386/?reload=true
顯示於:資訊科技創新研究中心

顯示文件完整紀錄

Page view(s)

62
上周
0
上個月
checked on 2025/6/12

Google ScholarTM

檢查


在 IR 系統中的文件,除了特別指名其著作權條款之外,均受到著作權保護,並且保留所有的權利。

瀏覽
  • 學術出版
  • 單位
  • 研究人員
  • 研究成果檢索
  • 計畫
DSpace-CRIS Software Copyright © 2002-  Duraspace   4science - Extension maintained and optimized by NTU Library Logo 4SCIENCE 回饋